Beteiligung an der Definition unserer System-on-Chip-Architektur
Verantwortung für das RTL-Design der digitalen Blöcke und deren Integration auf Systemebene
Entwicklung und Verifikation unserer drahtlosen System-on-Chip-Lösung
Unterstützung und Durchführung der funktionalen Verifikation auf Chip- und Blockebene
Unterstützung bei Produktqualifikation, Test und Ramp-up
Dokumentation während der Entwicklung
die Arbeit in einem internationalen Team (gute Englischkenntnisse sind erforderlich)
Dein Profil:
Bachelor-Abschluss in Elektrotechnik/ Elektronik oder vergleichbar
Gute Kenntnisse in ASIC/FPGA SoC-Architektur, Digital Design und Verifikation
Programmiersprachen: SystemVerilog, Verilog, VHDL
Erfahrung in der Entwicklung von Verifikationsmethoden und -infrastrukturen für automatisierte Testbenches
Von Vorteil:
Erfahrung in der Synthese für verschiedene Zieltechnologien
Wir bieten:
Festanstellung mit hoher Eigenverantwortung und sehr guten Entwicklungsmöglichkeiten
Arbeit in einem internationalen, freundlichen und motivierten Team, das dich bei allen Fragen gerne unterstützt
Flache Hierarchien, Offenheit für Veränderungen und Wertschätzung deiner Ideen
Eine wertschätzende Unternehmenskultur, die von einem hohen Maß an Teamgeist und Vertrauen geprägt ist, regelmäßige Teamevents
flexible Arbeitszeiten (Gleitzeit) mit 1 regulären Homeoffice-Tag pro Woche, weitere Möglichkeiten zum mobilen Arbeiten nach Absprache
Attraktive Benefits: kostenloses Job- oder Deutschlandticket oder Jobrad (monatliche Pauschale von 55 €) + kostenlose Nutzung des Fitnessstudios im Gebäude
Helle und komfortable Büros in zentraler Dresdner Lage (Plauen)
Schnelles und unkompliziertes Bewerbungsverfahren
Employee benefits
Team eventsLaptopHardware equipmentHigh-quality technical equipmentMaintenance of coffee machines and provision of coffee specialtiesSoft drinks, coffee, water, tea, milkFruit, vegetables, snacksEmployee discountsPet-friendly workplaceFlexible working hoursHome office options or remote workErgonomic workplacesFitness studioTraining and development opportunitiesCompany parking spaceGood public transportation connectionsSecure bicycle parkingJob ticketSubsidies for public transportationBicycle leasing (Jobrad)Job bicycle (leasing, purchase + depreciation)Mobility budgetEmployee referral bonusDaycare subsidyVouchers or bonuses for anniversariesChildcare subsidyDaycare meal subsidy
This Job or job advertisement as 'Senior FPGA oder ASIC Digital Design Engineer (m/w/x)' is advertised for the following addresses: Bamberger Strasse 1, 01187 Dresden.
Short profile of the Last Mile Semiconductor GmbH
Based in Dresden, Germany – the heart of Silicon Saxony – we are a semiconductor startup for the breakthrough development of a new non-cellular 5G wireless chipset that enables secure massive IoT use cases. Driven by a vision of a future where technology is seamlessly integrated into our daily lives, encompassing homes, industries, public spaces and healthcare, we strive to optimize resource and energy consumption while establishing global digital sovereignty. To realize this vision, we are actively developing a low-cost and ultra-low-power 5G wireless chipset based on the revolutionary NR+ non cellular private 5G standard.
Skills sought
Electrical engineeringinformatics
Ms. Jessica Hinkelmann HR Manager
Related Links
We are always looking for talented ASIC designers who ideally already live in the EU and have hands-on tape-out experience.
Awards
Cookies help us deliver our services. By using our services, you agree to our use of cookies. Learn more